pcie4.0通道分配(6.0规范进入最终草案阶段)

PCI-SIG在2019年6月开始PCIe 6.0相关工作,在经历了两年零四个月后,目前PCIe 6.0已经到了0.9版本,相当于最终草案阶段。PCI-SIG成员正在对技术进行内部审查,以确保其知识产权和专利。除非出现重大问题,否则不允许进行任何功能上的修改。这意味着相关的公司可以开始在产品中采用PCIe 6.0,以确保产品符合规范草案。

pcie4.0通道分配(6.0规范进入最终草案阶段)(1)

据了解,1.0版本将会在今年年底或明年初公布。

PCIe 6.0将把数据传输速率从PCIe 5.0的32 GT/s和PCIe 4.0的16 GT/s提高到每引脚64 GT/s,PCIe 6.0 ×16通道单向理论数据传输速度达到了128 GB/s(双向256 GB/s)。为了提高数据传输速率和带宽,新接口采用了四级脉冲振幅调制(PAM4)信令,这种信令也被用于像InfiniBand这种高端网络技术以及GDDR6X内存等地方。此外,PCIe 6.0还采用了低延迟前向纠错(FEC),以确保高效率运行。

pcie4.0通道分配(6.0规范进入最终草案阶段)(2)

就像PCI-SIG设计的其他规范一样,每个PCI Express规范都有五个主要的节点。

  • 0.3版本:概念。该草案描述了需要实现的目标和实现这些目标的方法。就PCIe 6.0而言,是指提出了64 GT/s数据传输速率、PAM4信令和FEC。

  • 0.5版本:第一稿。这个版本必须完全解决0.3草案中设定的目标,它还包括所有的架构方面和要求。此外,它还包含了来自各相关方的反馈意见,此时PCI-SIG的成员可以将功能添加到正在制定的规范中。PCI-SIG在2020年2月底发布了PCIe 6.0规范的0.5版本。

  • 0.7版本:完整草案。这个版本必须有一套完整的功能需求和方法定义,因为在这个版本之后不能再增加新的功能了。此外,电气规范必须已经使用测试芯片进行了验证。在这一点上,PCI-SIG成员可以提出新接口的不同实现。

  • 0.9版本:最终草案。此时,PCI-SIG成员正在对技术进行内部审查,以确保其知识产权和专利。同时,不允许进行任何功能上的修改。

  • 1.0版本:最终版本。从这个版本开始,所有的更改和增强都必须通过正式的勘误表文档和工程变更通知(ECN)。

支持PCIe 6.0规范的产品并不会那么快上市,预计支持的平台产品将在2023年底或2024年的某个时候才上市。这个可以参考此前的PCIe 5.0规范,PCI-SIG在2019年5月底公布了PCIe 5.0规范的最终版本,实际上首批支持该技术的产品直到2021年底才出现。

,

免责声明:本文仅代表文章作者的个人观点,与本站无关。其原创性、真实性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容文字的真实性、完整性和原创性本站不作任何保证或承诺,请读者仅作参考,并自行核实相关内容。文章投诉邮箱:anhduc.ph@yahoo.com

    分享
    投诉
    首页